European Space Agency telah bekerja sama dengan para peneliti di Universitas Bologna dan ETH Zürich dalam project RISC V untuk melahirkan CPU 432 core RISC V untuk HPC masa depan. Pengumuman ini diinformasikan saat konferensi Otomisasi Industri di Eropa April 2023 lalu.
RISC V 432 Core Dirancang Untuk Masa Depan
Proyek kolaborasi ini dibentuk dengan nama Parallel Ultra Low Power Platform, hasil dari kolaborasi ini adalah lahirnya chip pertama RISC V open source dengan tape out yang disebut Occamy. Occamy dirancang untuk mampu melakukan kalkulasi tingkat tinggi.
Desain Occamy sendiri sebenarnya telah dikembangkan sejak 20 April 2021, dengan produk pertama yang dikenalkan pada Juli 2022. Ini menampilkan hampir 1 miliar transistor pada dimensi 72mm^2. Mirip dengan chip quad-core Sandy Bridge yang dirancang oleh Intel pada tahun 2011.
Area transistornya ditempatkan pada PCB yang berukuran 52,5 x 45 mm untuk pemasangan Fan-Out. Pengembangan tersebut merupakan bagian dari program EuPilot yang menciptakan CPU berpemilik untuk menurunkan kebutuhan pembelian chip dari produsen seperti ARM dan produsen chip x86 lainnya.
Spesifikasi Teknis
Memori Tile CPU ini menampilkan DRAM HBM2E 16 GB ganda yang dikembangkan oleh Micron dan menggunakan integrasi 2.5D. Karena die nya menghasilkan konsumsi daya 10 W pada kecepatan 1000 MHz, dua Occamy dies, termasuk DRAM HBM2E yang akan meningkatkan daya total sampai 2 kali lipat.
Chip kontroller RISC-V 32-bit memetakan data dan mengarahkan informasi ke inti AI pada chip Occamy. Occamy telah diuji pada satu AMD Xilinx Virtex UltraScale+ VCU1525 FPGAs dan dua Xilinx Virtex UltraScale+ HBMs.
Desain CPU “Occamy” RISC-V dibangun pada proses 12nm GlobalFoundry “GF12LPP”, yang mengkonsumsi daya rendah dan kemudian ditempatkan pada interposer pasif 65nm. Occamy menggunakan RISC-V ISA hingga 216 inti 32-bit pada dua chiplet.
Kemampuan Komputasi
Jumlah total core yang tersedia adalah 432. Performa chip Occamy dapat mencapai kecepatan 0,768 TFLOP pada FP64, 1,536 TFLOP pada FP32, 3,072 TFLOP pada FP16, dan 6,144 TFLOP pada presisi FP8 saat menggabungkan Unit Titik Apung 64-bit, atau FPUS.
Chiplet CPU RISC-V saat ini sedang dirakit, dan grup tersebut diperkirakan akan mengumumkan lebih banyak informasi pada kuartal ketiga tahun ini.
Baca juga: